Haute Ecole d'Ingénierie

Attitude and determination control system of a Satellite with an FPGA

Devènes, Steve ; Bianchi, Christophe (Dir.)

Mémoire de bachelor : Haute Ecole d'Ingénierie, 2014.

Le but de ce projet est de développer un système d’acquisition et de contrôle de l’orientation d’un satellite de type cubSat, au moyen d’un circuit basé autour d’une FPGA.

Haute Ecole d'Ingénierie

VLAN en FPGA

Héritier, François ; Corthay, François (Dir.)

Mémoire de bachelor : Haute Ecole d'Ingénierie, 2011.

Le but de ce projet est d’implémenter le standard Ethernet VLAN de réseau local virtuel sur FPGA. Une application de démonstration du système est réalisée.

Haute Ecole d'Ingénierie

Ethernet traffic measurement

Santschi, Yann ; Corthay, François (Dir.)

Mémoire de bachelor : Haute Ecole d'Ingénierie, 2011.

The goal of this project is to create a FPGA Ethernet traffic measurement point and interface it with an existing measurement network, named DPMI, that is developed in Blekinge Institute of Technology.

Haute Ecole d'Ingénierie

Composant ethernet en FPGA

Praplan, Bastien ; Corthay, François (Dir.)

Mémoire de bachelor : Haute Ecole d'Ingénierie, 2010.

Objectif du projet: Le but de ce projet est d’implémenter sur une FPGA le traitement du protocole ICMP pour répondre à une commande PING et le protocole DHCP. Une application communiquant par RS232 avec des modules de contrôle d’éclairage public est réalisée. Méthodes | Expériences | Résultats: Les paquets arrivants sur la ligne Ethernet sont enregistrés dans une mémoire. Les...

Haute Ecole d'Ingénierie

Ethernet traffic measurement point

Arnold, Carlo ; Corthay, François (Dir.)

Mémoire de bachelor : Haute Ecole d'Ingénierie, 2009.

Haute Ecole d'Ingénierie

Prozessorsystem auf FPGA

Nanzer, Thomas ; Corthay, François (Dir.)

Mémoire de bachelor : Haute Ecole d'Ingénierie, 2009.

Ziel des Projekts : Auf Basis des neuen FPGA Embedded System Board ein Prozessorsystem inkl. Schnittstellencontroller und Speicherkontroller für FLASH und SDRAM entwickeln und konfigurieren.

Haute Ecole d'Ingénierie

Frame capturing and sending in FPGA

Zahno, Silvan ; Corthay, François (Dir.)

Mémoire de diplôme HES : Haute Ecole d'Ingénierie, 2007.

Haute Ecole d'Ingénierie

Pont AMBA - Wishbone = Brücke AMBA - Wishbone

Valentini, Samuel ; Corthay, François (Dir.)

Mémoire de diplôme HES : Haute Ecole d'Ingénierie, 2007.

Objectifs Le but de ce projet basé sur les FPGA est de réaliser un pont (bridge) entre le bus AMBA et le bus Wishbone pour permettre d’intégrer des périphériques Wishbone à un système AMBA. Dans un but de démonstration, il est demandé qu’un émetteur SPDIF soit connecté au bus Wishbone et qu’il soit possible d’écouter un fichier musical. Résultats Le pont et la lecture du...