Faculté des sciences

Ein DSP-Synthesetool für schnelle Low-Power-Implementatierungen von DSP-Algorithmen

Drollinger, Andreas ; Heubi, Alexandre ; Balsiger, Peter ; Pellandini, Fausto

In: IEEE Signal Processing Society (DSP Deutschland), 2000, p. 1-7

Dieser Artikel präsentiert ein high-level DSP-Synthesetool für Zyklus-limitierte Filter- und Datenpfadapplikationen. Das Synthesetool bildet einen einfachen und schnellen Designweg von der Gleichungsbeschreibung eines DSP-Algorithmus bis hin zu einer synthetisierbaren VHDL-Beschreibung. Es erzeugt anwendungs-spezifische DSP-Architekturen, welche den hohen Randbedingungen von... Plus

Ajouter à la liste personnelle
    Zusammenfassung
    Dieser Artikel präsentiert ein high-level DSP-Synthesetool für Zyklus-limitierte Filter- und Datenpfadapplikationen. Das Synthesetool bildet einen einfachen und schnellen Designweg von der Gleichungsbeschreibung eines DSP-Algorithmus bis hin zu einer synthetisierbaren VHDL-Beschreibung. Es erzeugt anwendungs-spezifische DSP-Architekturen, welche den hohen Randbedingungen von Lowest-Power-Applikationen Rechnung tragen. Sämtliche Operationen der Designsynthese, inklusive der Quantifizierung der einzelnen Operationen eines Algorithmus, werden vom Tool normalerweise automatisch durchgeführt, können jedoch auch vom Anwender kontrolliert und gesteuert werden. Das Synthesetools zeichnet sich besonders in seiner Einfachheit in der Bedienung und der Schnelligkeit des Syntheseprozesses aus, aber auch in seiner Flexibilität.